## **Technologie - Vom Silizium zum Chip**

- Herstellung der Wafer
- Aufbringen von Material
- Oxidation
- Implantation
- Lithographie
- Ätzen



# Herstellung der Wafer

- 1. Herstellung reinen Siliziums
- 2. Wachsen der Kristalle ('Ingots')
- 3. Sägen der Ingots
- 4. Schleifen und Polieren
- 5. Qualitätskontrolle
- 6. Evtl. Epitaxie







#### **Herstellung reinen Siliziums**

- Silizium muß extrem rein sein (99.999999%)
- Bei Dotierung von 5x10<sup>15</sup> und intrinsischer Atomdichte von 5x10<sup>22</sup>: 1 Dotierungsatom **pro 10<sup>7</sup>** Si-Atome

#### **Herstellung:**

- 1. Quarz =  $SiO_2$  wird bei 1500-2000°C reduziert  $\Rightarrow$  (unreines) Si
- 2.Si wird in Salzsäure aufgelöst: Si + 3HCl  $\Rightarrow$  H<sub>2</sub> + SiHCL<sub>3</sub> (Tri-Chlor-**Silan**, TCS). Ist schon wesentlich reiner, da sich z.B. Fe bei 300°C nicht in HCL löst
- 3. Fraktionierte Destillation von TCS bei  $\sim 31.8^{\circ}\text{C} \Rightarrow \text{'hyper-pure TCS'}$  (< 1ppb)
- 4. Vermischung mit Wasserstoff und Ablagerung von reinem Si auf 1100°C heißen Oberfläche
- 5. Zerbrechen der Kruste, Reinigung der Oberfläche durch ätzen.





Webseite bei Wacker, dem weltgrößten(?) Waferhersteller: 'How to make Silicon', www.wafernet.com/PresWK/h-ptl-as3 wsc siltronic com pages training pages Silicon Index.htm

#### **Kristallorientierung – Miller Indizes**

- Der Silizium-Kristall wird später in Scheiben (Wafer) geschnitten. Die Schnittrichtung beeinflußt viele Eigenschaften (Mobilität, chemisches Verhalten, Verhalten beim Ätzen, Oberflächenladungen)
- Die Ausrichtung der Schnittebene im Kristallgitter wird mit den Miller-Indizes beschrieben



- Richtungen (Vektoren) werden durch die Angabe der 3 Koordinaten festgelegt. Achse1: [100], ...
- **Ebenen** werden durch die **Richtung des Normalenvektors** festgelegt.

  Die drei Zahlenwerte werden auf das kleinste gemeinsame Vielfache erweitert und in () gesetzt

  Die Werte kann man auch aus den **Achsenabschnitten** s<sub>i</sub> der Ebene ablesen und (1/s<sub>1</sub> 1/s<sub>2</sub> 1/s<sub>3</sub>) bilden

# Die Ebenen (100) und (111)

■ Die häufigsten Schnittrichtungen in der Si-Technologie sind (100) (für MOS) und (111) (für bipolar)





- In (111) Richtung ragt nur je 1 Bindung pro Si-Atom aus der Schnittfläche heraus.
- Siehe z.B. Applet unter http://jas2.eng.buffalo.edu/applets/education/ solid/unitCell/home.html



#### Kristallwachstum – Czochralski (CZ)

- Si wird in Quarztiegel bei 1140°C geschmolzen
- Start mit kleinem 'seed' (Samen) Kristall. Kristallorientierung wird durch Ausrichtung des Seeds festgelegt.
- Kristallstab wird langsam unter Drehen herausgezogen. Neuer Kristall wächst an der Unterseite hinzu.
- Die Schmelze kann p- (Bor) oder n- dotiert (Phosphor) werden



Seed

Einkristall

Quartzwand

Wasserkühlung

Hitzeschild

Carbon-Heizung

Graphit Träger

Halterung

Elektroden







#### **Kristallwachstum – Float Zone (FZ)**

- Fertiger Si-Stab wird **mit Ringheizer lokal geschmolzen** (Induktionsofen)
- Der Kristall wird langsam nach unten gezogen und rekristallisiert hinter der Heizzone.
- Verunreinigungen verbleiben zum Großteil in der Schmelze und werden so 'ausgespült'.
- + Bessere Reinheit, weniger Mikro-Defekte.
- Teurer, da Primärer 'Rod' benötigt wird







## Vergleich Czochralski - Floatzone

| Methode                               | CZ                  | FZ                        |
|---------------------------------------|---------------------|---------------------------|
| Wachstumsgeschwindigkeit (mm/min)     | 1 to 2              | 3 to 5                    |
| Kosten Verbrauchsmaterial             | hoch                | niedrig                   |
| Heiz/Kühlzeit                         | lang                | kurz                      |
| Gleichförmigkeit Widerstand           | schlecht            | gut                       |
| Sauerstoffgehalt (Atome/cm³)          | >1x10 <sup>18</sup> | <1x10 <sup>16</sup>       |
| Kohlenstoffgehalt (Atome/cm³)         | >1x10 <sup>17</sup> | <1x10 <sup>16</sup>       |
| Metall Verunreinigungen               | mehr                | weniger                   |
| Lebensdauer der Minoritätsträger (μs) | 5-100               | 1,000-20,000              |
| Durchmesser (mm)                      | 150-200             | 100-150                   |
| Erforderliches Know-How               | wenig               | viel                      |
| Form des Ausgangsmaterials            | beliebig            | Fehlerfreier Kristallstab |
| Kosten                                |                     | ~ 2 x mehr                |

Material/Energie-Verbrauch pro kg Silizium: 1 Kubikmeter Argon , 50kWh Strom

# **Ergebnis: Ingots**



## Fräsen und Sägen



- Die Ingots werden zunächst auf den richtigen Durchmesser gefräst.
- Zum Sägen wird ein sehr langer, dünner Draht mehrfach durch den Kristall gezogen. ('wire-saw')
- Der Verschnitt ist nur einige 10µm dick!







# For Fun: Seilsäge für Steine



# **Werbeposter im Flughafen Pisa**



#### Bearbeiten der Kanten

- Die Kanten der Wafer werden abgerundet, damit später kein Material absplittern kann
- Runde Kanten sind auch wichtig, damit die Wulst des Photolacks beim Aufschleudern klein bleibt.







# Schleifen, Ätzen und Polieren

- Wafer werden mechanisch (grob) geschliffen ('lapping')
- Die Oberfläche wird geätzt, um die mechanisch verletzte Oberflächenschicht zu entfernen
- Die Kanten werden dann waferweise poliert (damit bei den späteren Prozess-Schritten z.B. kein Lack hängenbleibt)
- Das Polieren erfolgt unter gleichzeitigem Ätzen (z.B. mit verdünnter Flußsäure) bis die Oberfläche atomar plan ist.





#### **Schleifen von Wafern**



## Wafergrößen

- Waferdurchmesser werden in Inch (1" = 2.54 cm) gemessen.
- Bis ~90nm: 8" (~20cm)
- Darunter: 12" (~30cm) 'Pizza Wafer'
- Andere Materialien auf kleineren Wafern
- Zur mechanischen Stabilität müssen große Wafer dicker sein
- Typische Dicken (www.siltronix.com, www.semimat.com):

| Durchmesser   | 2"  | 4"  | 6"  | 8"  | 12" |
|---------------|-----|-----|-----|-----|-----|
| Dicke [µm]    | 275 | 525 | 675 | 725 | 775 |
| Toleranz [µm] | 25  | 20  | 20  | 25  | 25  |



www.addisonengineering.com/HTML/silicon-wafers.html



#### Waferdicke

- NACH der Produktion der Chips werden die Wafer meist gedünnt (50-100µm), um
  - die Kühlung (von unten) zu verbessern
  - mechanische Spannungen zu reduzieren (bei Temperaturgradienten
  - die Einbauhöhe zu verringern (z.B. in Chip-Karten)
- Die Wafer werden dann sogar biegsam:



# **Neuste Wafergeneration: 450 mm (!)**



Aus einer Werbebroschüre des Landes Sachsen

#### **Wafer Flat**

Dotierung und Kristallrichtung werden über flache Seiten ('flats') markiert. Oft gibt es ein großes (primary,

major) und ein kleines (secondary, minor) flat.

Winkel (major flat, minor flat) = 180 Grad: N-Typ <100>
 Winkel (major flat, minor flat) = 90 Grad: P-Typ <100>

- Winkel (major flat, minor flat) = 45 Grad: N-Typ <111>

- Kein minor flat: P-Typ <111>

- Bei großen Wafern wird oft eine Kerbe benutzt (spart Fläche, stört Prozeßschritte weniger)
- Inzwischen auch oft Laserbeschriftung (Seriennummer) auf der Unterseite.





#### **Epitaxie**

- Auf den sehr sauberen Wafer können weitere Si-Atomschichten aufgedampft werden (wenige µm)
- Nützlich um **schwach dotierte Lage auf stark dotiertes Substrat** zu bringen, z.B. n- mit 10<sup>15</sup> auf Substrat mit 10<sup>20</sup>.
- Stark dotiertes ('dreckiges') Substrat
  - hat niedrigen Widerstand (vorteilhaft zur guten 'Erdung', geringere Gefahr von Latchup)
  - ist billiger
- Epi-Schicht kann **sehr rein** sein
- Abscheidung von Si muß bei hohen Temperaturen (950-1150°C) erfolgen
- Auch sehr wichtig zur Herstellung von Halbleiter-Schichtsystemen (LEDs, Laser, ...)
- Kosten: 200 mm Si Wafer: \$80 = 0.25\$ / cm², Epi-Wafer: \$140 = 0.44\$ / cm²

#### Dünne Epitaxie – Schicht (wenige µm dick)

'Support' – Wafer mit niedriger Qualität, niedriger Widerstand

# **Elementare Technologieschritte**



#### **Aufbringen von Material**

Zum Aufbringen von Aluminium, Wolfram, Kupfer, Silizium,  $Si_3N_4$  ('Nitride') gibt es 3 wichtige Verfahren:

- **Verdampfung** des Materials (bei Al über 700°C, bei Si noch höher), poly-kristalline Ablagerung auf dem kaltem (Zimmertemp) Wafer
- **Sputtering**: Material wird mit Ionen (z.B. Ar mit keV Energie) beschossen, so daß Atome herausgeschlagen werden. Die Temperatur kann daher niedriger sein (z.B. Al @ <300°C)
- **CVD** (chemical vapor deposition): Chemisches Aufbrechen oder Entstehen einer Verbindung an der heißen Waferoberfläche
  - z.B. Si<sub>3</sub>N<sub>4</sub> bei 300-600°C:



## Polykristalines Silizium (kurz: 'Poly')

- Beim schnellen Aufwachsen bilden sich nur kleine Regionen mit dem 'richtigen' Kristallgitter
- Die einzelnen Regionen sind zufällig orientiert
- Dieses 'Poly'-(Silizium) ist ein wichtiges Material in den untersten Chip-Schichten (Gates!)
- Poly-Si wird meist dotiert um dem Widerstand zu reduzierten (RC-Zeitkonstanten!)

amorph





poly-kristallin





Einkristall





## **Erzeugung von SiO<sub>2</sub> Schichten**

Durch 'Thermische Oxidation'. Es gibt zwei wichtige Verfahren, beide bei sehr hoher Temperatur:

• 'trocken' (dry): Si +  $\mathbf{O_2} \Rightarrow \text{SiO}_2$ 

Gut für dünnes Oxid (Gate)

langsam: z.B. bei 1000°C: 50nm/h

• 'naß' (wet): Si + 2  $H_2$ 0 ⇒ SiO<sub>2</sub> + 2  $H_2$ 

Dickes Oxid (Feldoxid)

schneller

Das Oxid wächst z.T. ins Silizium ein:

1µm gebildetes  $SiO_2$  verbraucht 0.46µm Si 1µm  $Si \Rightarrow 2.17µm <math>SiO_2$ 



- Der Sauerstoff muß durch die bereits gebildete SiO2 Schicht diffundieren!
   Daher wird das Wachstum immer langsamer.
   Der Dickenzuwachs ist erst proportional zu t, dann prop. zu √t
- Wachstumsrate hängt von vielen Faktoren ab (Druck, Dotierung, Kristallorientierung,...)
- Eigenschaften  $SiO_2$ : Dichte (therm.  $SiO_2$ ) = 2.2 gcm<sup>-3</sup> ( Quartz: 2.65 gcm<sup>-3</sup>)
  - Egap = 9 eV: sehr guter Isolator
  - Durchbruchfeldstärke > 10MVcm!
  - Gutes Si-SiO<sub>2</sub> Interface
  - Gute Diffusionsmaske für die meisten Materialien
  - Sehr gute Ätz-Selektivität zwischen SiO<sub>2</sub> und Si (z.B. von HF = Flusssäure)

#### **Thermische Oxidation**

Quartz-'Schiffchen' wird in Oxidationsofen geschoben



www.leb.e-technik.uni-erlangen.de/lehre/mm/html/oxidation.htm

#### **LOCOS**

- LOCal Oxidation of Silicon:
   Oxidbildung nur an Stellen, die nicht von einer Si<sub>3</sub>N<sub>4</sub> Lage abgedeckt sind.
- Zum Spannungsabbau des Si<sub>3</sub>N<sub>4</sub>
- Zur Isolation der Transistoren
- Minimale Strukturgröße begrenzt u.A. durch 'bird's beak'
- LOCOS nicht geeignet für kleine Strukturgrößen

Gate Oxid (SiO<sub>2</sub>)





## **Lithographie: Prinzip**

Wichtiger Schritt zur Festlegung der Struktur



#### Lack

- Lack wird aufgeschleudert ('Spin-On')
- Typische Dauer: 15-30 Sec bei 3000-6000 U/min
- Dicke wird hauptsächlich festgelegt über Umdrehungsgeschwindigkeit und Viskosität des Lacks
- Typische Lackdicke: 1-2 μm
- Problem: Wulst von überschüssigem Lack am Rand des Wafers
  - runde Kante an den Wafern reduziert die Wulst
  - Ein Lösungsmittel kann aufgeschleudert werden, daß dann hauptsächlich die Wulst anlöst.
- Lack wird normalerweise vor der Lithographie leicht getrocknet ('soft bake'), dann nach der Belichtung stark getrocknet ('hard bake')
- Zur Entfernung wird der Lack oft bei hoher Temperatur verbrannt ('ashing')

#### **Etch-back und Lift-Off**

Zwei wichtige Techniken: (Etch-back ist Standard, Lift-Off z.B. bei Indium Bumping)



#### **Zusatz: Lift-Off**

- Hauptsächlich für (Indium) bumps und andere 'grobe' Strukturen
- Eines der Hauptprobleme ist es, den Photolack so abzuziehen, daß die Strukturen nicht mit abreißen. Der Lack muß deshalb vor dem Aufdampfen 'unterhöhlt' werden.



spezieller Lack



Alternative Methode: Zwei Lagen Lack, die sich beim Entwickeln unterschiedlich stark lösen



Resist thickness: 9 µm



Deposited silver on a resist pattern



Deposited silver

http://www.microresist.de/poster\_lift\_off.pdf

## Lithographie: Belichter / Stepper



## **Zum Vergleich: Dia Projektor**

 Kondensor lenkt möglichst viel Licht aus der Lampe ins Objektiv. Er muss das ganze Dia gleichmäßig ausleuchten



# **Stepper**



## **Moderne Lithographie Anlage**

■ Bei Auflösungen im nm-Bereich müssen Temperatur, Luftfeuchtigkeit (Vakuum?!) , ... konstant sein



#### **Das Reticle**

- Die Größe der Maske ist meist auf einige (4-5) cm<sup>2</sup> beschränkt.
- In diesem 'Reticle' sind oft mehrere Chips gesammelt.
- Viele Reticles werden nebeneinander angeordnet
- Bei der Anordnung der Chips im Reticle muß an das Aussägen der Chips gedacht werden!!!
- Manchmal sind auf einem Wafer unterschiedliche Reticles vorhanden ('Stiching' für größere Strukturen, Alignierungsmarken)





Ausschnitt aus Wafer. Aussägen ist problematisch: nur Chip2 kann direkt entnommen werden.

# **Example of a Reticle**



#### **Teststrukturen für Process-Monitoring**

- Zur Überwachung der Technologie werden verschiedene Teststrukturen mitprozessiert
- Sie sind sehr klein und werden meist in die Schnittkanten gelegt ('KERF')
- Beispiele:
  - Widerstände der einzelnen Lagen (Implantationen, Poly, Metall)
  - Widerstände von Kontakten
  - Kapazitäten
  - Geschwindigkeit eines Inverters (Ringoszillator)
  - Wahrscheinlichkeit für Kurzschlüsse (lange Bahnen in minimalem Abstand)
  - Wahrscheinlichkeit für fehlende Kontakte (lange Kette von Kontakten)

- ...



#### Lithographie: Grenzen

- Auflösung wird durch Wellenlänge der verwendeten Strahlung begrenzt ⇒ UV (193nm), E-UV (13.5nm)
- Hohe Tiefenschärfe erforderlich
- Lack sollte steile 'Gradationskurve' haben ('harter' Film)
- Unterscheide: Auflösung in einer Maske 
   ⇔ Ausrichtung unterschiedlicher Masken (viel schlechter)
- ⇒ einer der Hauptgründe für Design-Regeln
- ⇒ 'Self aligned' Technology für die kritischen Schritte (Gate und Drain/Source!)
- Problem auch: Miss-Alignment durch thermische Ausdehnung der (großen) Wafer



- Belichtung mit sehr kurzwelligem UV-Licht
- Beachte das 'aspect ratio, (Dicke des Lacks / Breite der Strukturen)!

### Wellenlängen

■ CD = ,critcal dimension' = kleinste Strukturgröße



Bildquelle: Seminarvortrag Philipp Gsching, Wikipedia

### **Beugungslimit**

- Kommt man an das Beugungslimit L<sub>min</sub> = Wellenlänge des Lichts / numerische Apertur, so werden
  - Ecken abgerundet
  - Enden von Leitungen kürzer
  - Ecken außen teilweise ausgefüllt



(Numerical Technologies, Inc.)



(Grobman, Wang, "Practical IC Design in the Subwavelength Regime")

Abbildung kleiner werdender Strukturen mit heutiger Technologie

### Masken für < 0.15 µm: OPC

- Eine Methode, um das Beugungslimit zu 'umgehen', ist die Optical proximity correction (OPC):
- Die Maske wird so verändert, daß das gebeugte Bild dem Original näher kommt



#### Maske:



(Numerical Technologies, Inc.)

http://www.intel.com/labs/features

# **Variante: Scattering Bars**

Das Hinzufügen von Strukturen mit sehr kleiner Größe verbessert den Kontrast weiter







Wafer (Schellenberg, DAC2001)

#### Masken für < 0.15 µm: Phase Shifting

- Ein anderes Verfahren ist das Phase Shifting (PSM = Phase Shift Mask):
- Die Phase des Lichts wird in der Maske verändert, so daß es zu konstruktiver und destruktiver
   Interferenz kommt
- Die Masken werden dadurch wesentlich komplizierter!



(Numerical Technologies, Inc.)

#### **PSM Problem**

- Nicht alle Strukturen lassen sich so verwirklichen!
- Das führt zu komplizierten Designregeln!





#### Die nächste Generation: Extremes UV

- Die vorgestellten Tricks (OPC und Phase Shifting) werden für Strukturen < 50nm nicht mehr ausreichen.
- Die Wellenlänge des Lichtes muß daher verkürzt werden:
   UV(192nm, Argonfluorid-Laser) ⇒ UV(157nm, Fluor-Laser) ⇒ EUV = Extreme UV (~13.5nm)
- Erzeugung des Lichts ist sehr schwierig (Laser erzeugen Plasma)
- Für diese Wellenlängen gibt es keine Linsen mehr, daher muß man neuartige Spiegelsysteme benutzen. Die Multilayer-Spiegel bestehen aus sehr vielen sehr dünnen Lagen
- NB: Die auch untersuchte Röntgenlithographie hat sich nicht durchgesetzt, da die Geräte zu teuer sind und die Masken nur schwer hergestellt werden konnten und nicht stabil genug waren



- Schwere Ionen werden im Festkörper durch sukzessive Abgabe ihrer kinetischen Energie gestoppt
- Die meisten Ionen bleiben in einer 'festen' Tiefe stecken
- Die Tiefe hängt vom Substratmaterial und der Ionenart und insbesondere von deren Energie ab



■ Tiefenverteilung der Dosis für Bor (Z=5) und Phosphor (Z=15) als Funktion der Ionenenergie





http://www.leb.e-technik.uni-erlangen.de/lehre/mm/html/start.htm

- Einbringen von Fremdatomen ins Gitter
- Ionen werden mit sehr genau definierter Energie auf den Wafer geschossen
- Ionen-Energien 1keV...200keV (Raumtemperatur)
- Danach 'Annealing' bei 900°C-1000°C:
  - Ausheilen des Kristalls
  - **Aktivierung** der Donatoren / Akzeptoren (sie müssen auf Gitterplätze wandern)



Self aligned

- + **Dosis kann sehr gut kontrolliert werden** (durch Ionenstrom einstellbar)
- + Ionen bleiben hauptsächlich in einer **wohldefinierten Tiefe** stecken (durch Ionenenergie einstellbar)
- + Oberfläche muß nicht sehr sauber sein
- + Geringe laterale Variation: <1% auf 8" Wafer
- 4M\$ / Implanter, 60 Wafer/h



( Channeling: Wenn Ionen längs der Hauptachsen des Kristalls eindringen, fliegen sie tiefer hinein ⇒ Wafer werden bei Bestrahlung leicht geneigt)

Die Tiefenverteilung als Funktion der Dosis ist sehr gut vorhersagbar (Hier: Bor mit 100keV)



#### **Dosen und Energien**



http://www.aip.org/tip/INPHFA/vol-9/iss-3/p12.html

# **Ionen-Implanter**



Austritt des Ionenstrahls (Fächer)

Wafer

#### **Diffusion**

• Direktes **Einbringen von Fremdatomen** (950-1200°C, Diffusion um so stärker, je höher die Temperatur)



 Oder 'Drive-In'
 Verbreiterung von implantierten Profilen:
 'Predeposition' an der Oberfläche mit niedriger Energie mit genau bekannter Dosis

Diffusionsrate hängt von Ionen und von der Temperatur ab.



#### **SIMOX Wafer**

- Spezielle Anwendung der Ionen-Implantation (hier mit Sauerstoff):
   Nach Implantation von O<sub>2</sub> bildet sich in der Tiefe eine SiO<sub>2</sub> Schicht.
- SIMOX Wafer (Separation by IMplantation of OXigen)
- Die Bauteile an der Oberfläche sind dann vom Bulk getrennt. Schaltungstechnisch vorteilhaft, kleinere Kapazitäten, kein Latchup... 'Silicon on Insulator' = SOI
- "<1000\$ / wafer"</p>



Fig. 4. Principle of SIMOX process. Dislocation half-loops, oxide precipitates, multiply faulted defects and {311} defects are schematically indicated.

#### **SOI Waferproduktion durch 'Layer Transfer'**

- 'layer transfer' Methode zur Herstellung eines Silicon-On-Insulator (**SOI**) Wafern:
  - 1. Ein 'Support-Wafer' niedriger Qualität wird an der Oberfläche oxidiert
  - 2. Ein hochwertiger 'Donor'-Wafer wird flächig **'aufgebondet'** (verschiedene Methoden)
  - 3. Der 'Donor'-Wafer wird abgerissen, dabei bleibt eine dünne Schicht 'gutes' Silizium zurück. um einen gutes Abtrennen zu gewährleisten wird der Donor Wafer vorher z.B. mit H<sub>2</sub> implantiert



Mehr Info: http://www.us.design-reuse.com/soi/technology/

#### Ätzen

Entfernen von Material nach der Strukturierung des Photolacks

■ **Isotrope** Verfahren: ätzen gleichförmig in alle Richtungen ⇒ Gefahr des Unterätzens

Naßchemisches Ätzen und manches Plasmaätzen ('Trocken')

Anisotrope Verfahren: entlang von Kristallrichtungen ⇒ Steilere Gräben, MEMS (z.B. mit KOH)

Oder: Plasmaätzen. RIE = 'Reactive Ionen Etching'

• Selektives Ätzen (immer): Unterlage darf nicht angeätzt werden (z.B.: HF ätzt SiO<sub>2</sub> aber nicht Si)



#### Naßchemisches Ätzen

- Sehr einfach (Wafer wird in Flüssigkeit getaucht)
- Für sehr feine Strukturen weniger geeignet
- Meist Isotrop, d.h. gleichmäßig in alle Richtungen)
- Mit speziellen Chemikalien (KOH) auch anisotrop
- Verschiedene Lagen können als Ätzstopp dienen, z.B.
  - eine SiO<sub>2</sub> Schicht in der Tiefe (SIMOX)
  - eine dotierte (implantierte) Schicht in der Tiefe





- Isotropes Ätzen von  $SiO_2$  mit  $H_2O$  und H (Flußsäure):  $SiO_2 + 6$  HF ->  $H_2SiF_6 + 2$   $H_2O$
- Isotropes Ätzen von Silizium mit HNO<sub>3</sub> + H<sub>2</sub>O + HF (50:20:1):

$$Si + 2 HNO_3 \rightarrow SiO_2 + 2 HNO_2$$
,  $SiO_2 \rightarrow ...$ 





#### **Trockenes Plasma - Ätzen**

- Wafer wird mit einem Plasma 'bombardiert'
- Die Ionen des Plasmas werden durch elektrisches Feld senkrecht auf den Wafer zu beschleunigt
- Dadurch sehr anisotropes Ätzen möglich (Ionen treffen hauptsächlich den Boden ⇒ senkrechte Wände!)
- Die Chemie des Ätzens wird durch die Zusammensetzung des Plasmas bestimmt
- Beispiel für Reactive Ion Etching (RIE):

Plasma aus 3 Komponenten:

 $- SF_6 \Rightarrow F^* - Radikale$ 

 $-0_{2} \rightarrow 0^{*}$  - Radikale

-  $CHF_3 \Rightarrow CF_x^+$  - Ionen

Jede der Komponenten hat eine spezielle Aufgabe:

- F\* ätzt chemisch Silizium zu flüchtigem SiF<sub>4</sub>
- O\* passiviert die Si-Oberfläche mit SiO<sub>x</sub>F<sub>v</sub>
- $CF_x^+$  löst die  $SiO_xF_y$  Schicht vom Boden zum flüchtigen  $CO_xF_y$
- Dadurch bei 'richtiger' Mischung sehr glatte Wände.
- Bei der MEMS Herstellung heute Standard: der ,Bosch Process'
  Hier wird permanent (Sekundentakt) zwischen Ätzen des Bodens und
  der Abscheidung eines (Polymer-) Schutzes an den Wänden gewechselt



### Metallisierung (,back-end')

- Nach der Herstellung der Transistoren ('front end processing') werden diese mit mehreren Metalllagen verbunden.
- Anforderungen:
  - dicke Metalllagen (niedriger Widerstand) − ~0.5-1µm
  - kleine Strukturbreiten (~ 2 x Gatelänge)
  - viele Lagen
  - dickes Dielektrikum zwischen den Lagen (kleine Kapazität)
  - niederige Dielektrizitätskonstante (kleine Kapazität)
- Problem:

Bei vielen Lagen wird die Oberfläche immer unebener und die Strukturen müssen in den oberen Lagen gröber sein:



#### **Planarisierung**

- Mit CMP ('Chemical-Mechanical-Polishing') wird eine Lage nach der Herstellung plan gemacht:
  - 'Schleifmittel' mit Korngrößen von 10-90 nm
  - Dazu Ätzmittel (z.B. verdünnte HF)
- Seit CMP sind **praktisch beliebig viele Lagen** möglich. Z.Z. schon > 9 !!! (obere Lagen meist Power)



### **Zusammenfassung: Technologieschritte**

- Verfahren auf der gesamten Waferfläche:
  - **Abscheidung** (Polysilizium, Metall,...): Verdampfen, Gasphasenabscheidung (CVD), Sputtern
  - Thermische **Oxidation** (naß, trocken bei 1000°C)
  - Aufbringen von **Photolack** (spin-on)
  - CMP Chemical Mechanical Polishing
- **Lithographie**: Strukturierung der aufgebrachten (Lack-) Schichten.
  - Belichtung meist mit einer verkleinerten Maske im Stepper
  - Für kleine Strukturen: Einsatz von UV-Licht mit kurzer Wellenlänge (193 nm). 'Umgehen' des Beugungslimits mit OPC, Phase Shifting, ..
  - In der nahen Zukunft Extrem-UV-Licht (13.5nm) mit vielen technologischen Herausforderungen
  - Elektronenstrahl-Direktbelichtung (langsam, braucht aber keine Maske)
- Ätzen von Poly, Metall, SiO<sub>2</sub>, ...
  - Isotrope Verfahren (alle Richtungen) und anisotrope Verfahren, insb. f. MEMS
  - Naßchemisch (isotrop), Plasmaätzen (isotrop, anisotrop), Ionenätzen (anisotrop)
  - Selektives Ätzen: HF ätzt SiO<sub>2</sub> aber nicht Si
- Dotierung: Einbringen von Fremdatomen (Wannen, Drain/Source, Bulk-Kontakt, Einstellen der Schwelle, Reduktion von Flächenwiderstand des Poly-Siliziums)
  - Implantation
  - Diffusion
- Dazwischen: Waschen, Trocknen, Tests
- Insgesamt »400 Einzelschritte, ca. 30 Masken
- Hohe Anforderung an die Reinheit der Luft, des Wassers etc.
   Die Reinräume ('clean rooms') werden in Klassen eingeteilt, die die Anzahl Partikel einer Mindestgröße pro Volumen angeben. Je kleiner die Klasse, desto reiner die Luft.

# Abfolge der Prozeßschritte für CMOS





# **Prozeßabfolge CMOS Inverter**



# SiO<sub>2</sub> und Si<sub>3</sub>N<sub>4</sub>-Schichten + Photolack



# n-Wanne: Strukturierung des Photolacks



# n-Wanne: Ätzen der Implantationsmaske



# n-Wanne: Implantation / Diffusion



# fertige n-Wanne





#### **Weitere Schritte**

| ■ Die weiteren Schritte sind verkürzt dargestellt (z.T. kein Photolack etc.) |
|------------------------------------------------------------------------------|
|                                                                              |
|                                                                              |
|                                                                              |
|                                                                              |
|                                                                              |
|                                                                              |
|                                                                              |
|                                                                              |
|                                                                              |
|                                                                              |
|                                                                              |

# Strukturierung der Maske für das Feldoxid (LOCOS)



# Aufwachsen des LOCOS ('Active'-Maske)



# **Poly-Silizium + Photolack**





# **Poly-Silizium: Strukturierung Photolack**



# Poly-Silizium: Ätzen



# p<sup>+</sup>-Implantation: Implantationsmaske



## p<sup>+</sup>-Implantation: Implantation / Diffusion



# n<sup>+</sup>-Implantation: Implantationsmaske



# n<sup>+</sup>-Implantation: Implantation/Diffusion



## **Isolator**





# **Strukturierung Kontakte**



## Kontakte: Ätzen



# **Aluminium: Abscheidung (vereinfacht)**





# **Aluminium: Strukturierung**



# Aluminium: Ätzen



## Zusatzbemerkungen

- Wichtig: **Selbstalignierung**: Poly = Maske für Drains/Source-Implantation
- Kontakte zu Drain/Source-Gebieten werden mit der selben Maske erzeugt wie Kontakte auf Poly !!
- Unter dem dicken Oxid wird das Substrat oft p+ dotiert um einen parasitären NMOS zu vermeiden.
   Diese ,Channel-Stop'-Implantationen dürfen nicht in n+ Gebiete reichen, um hohe Felder zu vermeiden.
- Das Poly-Silizium der Gates wird oft dotiert, um den Widerstand zu reduzieren.
   Gleiche Dotierung für NMOS und PMOS oder unterschiedliche Dotierungen sind gebräuchlich.
- Manchmal werden für beide Transistortypen eigene Wannen hergestellt ('twin-well process').
   Die Dotierungsstärken und Profile können dadurch besser optimiert werden.
- In 'analogen Prozessen' sind lineare (spannungsunabhängige) Kondensatoren möglich. Oft wird dazu eine zweite Poly-Lage mit dünnem Zwischenoxid hergestellt.
  - Manchmal sind auch Metal-Metal-Caps (MMC) = Metal-Insulator-Metal (MIM) verfügbar.

## Externe Applets zur Abfolge der Prozeßschritte

- Diodenherstellung (Buffalo)
   <a href="http://jas.eng.buffalo.edu/education/fab/pn/diodeframe.html">http://jas.eng.buffalo.edu/education/fab/pn/diodeframe.html</a>
- NMOS mit Metall Gate, ohne self-Alignment <u>http://jas2.eng.buffalo.edu/applets/education/fab/NMOS/nmos.html</u>
- CMOS (Buffalo)
   <a href="http://jas2.eng.buffalo.edu/applets/education/fab/invFab/index.html">http://jas2.eng.buffalo.edu/applets/education/fab/invFab/index.html</a>
- CMOS (Erlangen)
   http://www.leb.e-technik.uni-erlangen.de/lehre/mm/html/start.htm
- CMOS Applet bei Smile in Hamburg <u>http://smile.unibw-hamburg.de/Herstellungsprozesse/CMOSProzess.htm</u>
- 3D Darstellung wichtiger Prozeßschritte bei MOS-Herstellung <a href="http://www.micro.magnet.fsu.edu/electromag/java/transistor/index.html">http://www.micro.magnet.fsu.edu/electromag/java/transistor/index.html</a>

## **Bipolar-Struktur**

Wichtig ist der 'vergrabene' Kollektorkontakt ('burried N')
 Er muß vor dem Epi-Schritt definiert werden. Jeder Run erfordert daher ein eigenes Epi, was teuer ist.



# Erweiterungen in modernen Technologien

#### **Isolation der Transistoren**

- Das LOCOS kann zu Spannungen im Si führen und muß bei hoher Temperatur durchgeführt werden.
- Eine schonendere Methode ist die **Shallow Trench Isolation** (STI): Vereinfacht gesagt werden hierzu lokal Gräben (trenches) ins Silizium geätzt und mit HDP (High Density Plasma) SiO<sub>2</sub> gefüllt.



 Vorteil der STI ist eine 'flachere' Gateregion, so daß die Lithographie kurzer Gates besser funktioniert Ist Standard bei Technologien < 250nm!

Bei Silicon-On-Insulator (SOI) oder Silicon On Saphire (SOS) werden die Gräben 'tief' bis zu einer

isolierenden Unterlage geätzt.

Oft ist das Substrat SIMOX.

- Vorteile der vollständigen Isolation von MOS/ MOS Gruppen:
  - Kein Leckstrom zwischen Transistoren
  - Kein Substrateffekt
  - Kapazitäten der Wanne u.U. kleiner



### **Silicided Gates**

- Der Widerstand des Siliziums (Poly-Si-Gates und Drain/Source-Gebiete!) wird sehr of durch eine Behandlung der Oberfläche verkleinert. (RC-Zeiten!)
- Außerdem wird bei (für NMOS und PMOS unterschiedlich) dotierten Gates die (schwache) Diode an der Grenzstelle überbrückt.
- Dazu werden Metalle in die Oberfläche des Siliziums eindiffundiert, so daß sich **TiSi<sub>2</sub>**, CoSi<sub>2</sub> ... bilden
- Polycide ('Poly + Silicide'):
  - Nach Poly wird eine Silicide Lage aufgebracht
  - Beide werden gemeinsam strukturiert.
- **Salicide** (Self-Aligned Silicide):
  - Poly wird aufgebracht und strukturiert
  - Dann wird großflächig Metall aufgebracht
  - Durch Erwärmen wird an allen offenen Si-Stellen das Silicide gebildet.
  - Überschüssiges Metall wird weggeätzt

#### **Leiter und Isolatoren**

- RC-Zeitkonstanten der Leitungen können reduziert werden, indem
  - Der Widerstand der Leiter klein gemacht wird (⇒ **Kupfer**)
  - Die Dielektrizitätskonstante des Isolators reduziert wird (low ε Dielektrika)
  - Die Isolatorschichten möglichst dick gemacht werden Die Herstellung der Kontakte wird dann immer problematischer, da sehr kleine, tiefe Löcher benötigt werden (aspect Ratio = Tiefe/Durchmesser > 2).
  - Die Kontaktlöcher (vias) werden oft mit Wolfram gefüllt.

#### Damascene - Prozeß

- Das Ätzen der Metalllagen ist schwierig, insbesondere für Kupfer (copper)
- 'Damascene' ist eine Methode, die für kleine Prozesse wichtig wird:
  - Gräben im Dielektrikum mit Metall füllen
  - Dielektrikum + überschüssiges Metall abschleifen (CMP)



#### **Dual-Damascene**

Vereint die zwei Damascene-Schritte auf vorheriger Folie (einer für Vias, einer für Leiterbahnen)



## Damascene @ IBM





### **Strained Silicon**

- Die Mobilität von Elektronen und Löchern erhöht sich, wenn das Kristallgitter gestreckt wird
- Dies wird erreicht, indem man das Si epitaktisch auf ein etwas größeres Gitter (aus einem Silizium-Germanium-Gemisch) aufwachsen läßt



- Intel benutzt diese Technik in seiner 90nm Technologie.
- PMOS (strained mit SiGe) wird 25% schneller, NMOS (strained mit Nitride) wird 10% schneller. Die Prozesskosten erhöhen sich nur um 2%.

### **Intel 90nm**

- 1.2 nm dickes Gate Oxid (<10 Atomlagen!)
- SiGe strain für PMOS, Nitride strain für NMOS
- Nickel Silicide
- 7 Lagen Kupfer
- 'Carbon doped low epsilon' Dielektrikum
- 12" (300mm) Wafer
- 6T SRAM-Zelle benötigt 1µm² Fläche







